Laporan Akhir 2 Modul 2




1. Jurnal
[Kembali]








2. Alat dan Bahan [Kembali]

  1.  Panel DL 2203D
  2.  Panel DL 2203S
  3.  Panel DL 2203C
  4. Jumper 
 

 

3. Rangkaian Simulasi [Kembali]








4. Prinsip Kerja Rangkaian [Kembali]

    Pada percobaan ini kita menggunakan module D'Lorenzo pada bagian DL2203D dan DL2203S. Pada bagian DL2203D, kita memasukkan logika dari B0, B1, B2 yang kemudian dihubungkan ke rangkaian T Flip Flop. B0 dihubungkan pada input RESET pada T Flip Flop. dan B1 dihubungkan pada input SET pada T Flip Flop. Serta B2 dihubungkan pada CLOK (T). Logika B0 sampai B1 disini kita set sesuai dengan perintah pada modul percobaan, 


     B0, B1, B2dihubungkan pada T Flip Flop. 

J-K Flip Flop
    Adalah rangkaian yang tidak memiliki kondisi terlarang dan memiliki fungsu toogle (berlawanan).

T Flip Flop
    Merupakan pengembangan dari J-K  Flip Flop yang input JK nya dihubungkan jadi satu ke VCC dan outputnya berubah ketika T aktif dan diberi CLOK serta outputnya tidak berubah ketika T tidak aktif meski diberi CLOK.


5. Video Rangkaian[Kembali]
 





 
6. Analisa [Kembali]

1. Apa yang terjadi jika input T diberi logika (low)?

Jawab: Tidak terjadi perubahan signifikan terlebih untuk output dipengaruhi oleh nilai SET dan RESET serta berdasarkan percobaan yang dilakukan maka teori ini benar.
    
2. Apa perbedaan ketika input CLOCK T Flip Flop diberi input rise time dan Fall time?

Jawab: Untuk input B1= 1 dan B0=0 bernilai tetap atau tidak terjadi perubahan apapun ketika Fall maupun rise time. Begitu juga denan B1=0 dan B0=1 serta B0=0 dan B1=0. Semua output yang dihasilkan akan sama ketika Fall time maupun rise time. Namun untuk input B1= 1 dan B0=1 menghasilkan output yan berbeda yaitu Fall time dengan Q=1 dan Q'= 0 serta ketika Rise time dengan output toogle.

        

7. Link Download [Kembali]







Tidak ada komentar:

Posting Komentar

Modul 4

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan 4. Dasar Teori 5. Percobaan Percob...