Laporan Akhir 1 Modul 3




1. Jurnal
[Kembali]







2. Alat dan Bahan [Kembali]

  1.  Panel DL 2203D
  2.  Panel DL 2203S
  3.  Panel DL 2203C
  4. Jumper 
 

 

3. Rangkaian Simulasi [Kembali]








4. Prinsip Kerja Rangkaian [Kembali]

    Pada percobaan ini kita menggunakan module D'Lorenzo pada bagian DL2203D dan DL2203S. Pada bagian DL2203D, kita memasukkan logika dari B0, B1, B2, B3 yang kemudian dihubungkan ke T Flip Flop. CLOCK pada T Flip Flop pertama dihubungkan pada sinyal CLOCK. CLOCK pada T Flip Flop kedua didapat dari output yang dihasilkan oleh T Flip Flop 1 dan begitu juga T Flip Flop berikutnya yang didapat dari output T Flip Flop berikutnya. B0 dihubungkan pada input RESET pada T Flip Flop. Input SET dihubunkan pada VCC +5V. B0 disini kita atur sesuai dengan perintah pada modul percobaan yaitu diubah kedalam logika 1.  Dengan begitu dapat dilihat perubahan tiap komponen outputnya mulai dari H0, H1, H2, dan H3. 

    Rangkaian ini disebut juga rangkaian Counter Up Asyncronous dikarenakan nilai output yang dihasilkan selalu menghitung maju. Dan output dari flip flop pertama akan menjadi input untuk flip flop berikutnya. 

Adapun beberapa komponen yang digunakan yaitu: 

    T Flip Flop


    Dapat dilihat untuk jenis T flip flop hanya terdapat 2 kondisi yaitu kondisi toggle dan kondisi tetap. dimana ketika T berlogika 1 dan diberi trigger pada clock maka akan mengalami kondisi toggle dan ketika T berlogika 0 dan diberi trigger pada clock maka akan mengalami kondisi tetap.


5. Video Rangkaian[Kembali]
 




 
6. Analisa [Kembali]

1. Analisa output yang dihasilkan pada percobaan 1 berdasarkan IC yang digunakan. Kapan H0, H1,H2 dan H3 mengeluarkan outputnya.

Jawab: 

    Rangkaian pada percobaan 1 adalah rangkaian Fall Time. Jadi, setiap output 1 0 maka akan terjadi trigger atau perubahan nilai output. Dan untuk nilai H0 itu didapat dari perubahan nilai CLOCK. Jadi, setiap nilai CLOCK 1 0 maka output H0 akan berubah. Hal ini dikarenakan rangkaian ini adalah rangkaian counter Asyncronous dimana nilai output sebelumnya akan menjadi input untuk bit selanjutnya. Dan nilai CLOCK nya ada pada bit pertama, selebihnya berdasarkan output dari sinyal sebelumnya. Untuk itu nilai input H1 didapat dari output H0. Untuk setiap perubahan nilai H0 dari 1 ke 0 maka H1 akan berubah. Untuk H2 didapat pada output H1, jadi setiap nilai H1 berubah dari 1 ke 0 maka output H2 akan berubah . Begitu juga dengan H3. 

2. Bagaimana sinyal output yan dihasilkan pada JK Flip Flop ketiga dan keempat? Kapan output itu akan bernilai satu?

Jawab:

    Untuk output dari JK Flip Flop ketiga dan keempat yaitu dengan memperhatikan pada nilai output sebelumnya yaitu JK Flip Flop kedua. Dimana ketika JK Flip Flop kedua berubah dari 1 ke 0 maka nilai JK Flip Flop ketiga juga akan berubah. Untuk output bernilai 1 pada JK Flip Flop ketiga yaitu pada bit kedelapan (output kedelapan). Dan untuk nilai JK Flip Flop keempat dipengaruhi oleh output dari JK Flip Flop sebelumnya yaitu JK Flip Flop ketiga. Dan untuk perubahan nilai terjadi pada bit ke-16 atau output ke 16. 
        

7. Link Download [Kembali]







Tidak ada komentar:

Posting Komentar

Modul 4

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan 4. Dasar Teori 5. Percobaan Percob...