Laporan Akhir 1 Modul 4




1. Jurnal
[Kembali]





2. Alat dan Bahan [Kembali]

  1.  Panel DL 2203D
  2.  Panel DL 2203S
  3.  Panel DL 2203C
  4. Jumper 
 

 

3. Rangkaian Simulasi [Kembali]






4. Prinsip Kerja Rangkaian [Kembali]

    Pada percobaan ini kita membuat rangkaian yang sesuai dengan gambar percobaan 1, yaitu 4 buah J K Flip Flop dengan 7 SPDT. Dimana SW 1 terhubung dengan SET pada J K Flip Flop terakhir,  SW 2 terhubung dengan SET pada J K Flip Flop ke 3,  SW 3 terhubung dengan SET pada J K Flip Flop kedua,  SW 4 terhubung dengan SET pada J K Flip Flop pertama. SW 5 pada gerbang AND, SW 6 pada input J dan K pada Flip Flop yang pertama dan SW 7 terhubung dengan RESET pada seluruh Flip Flop. 

    Pada percobaan ini kami memvariasikan nilai B0-B6, dari input-input ini kami dapatkan hasil yaitu untuk B3-B6=0, B0 dan B2=1 serta B1=X maka kami dapatkan rangkaiannya Serial In Serial Out (SISO). B3-B6=0, B0=1 dan B2=Rise Time serta B1=X maka kami dapatkan rangkaiannya Serial In Pararel Out (SIPO). B3-B6=X, B0 dan B2=1 serta B1=0 maka kami dapatkan rangkaiannya Pararel In Serial Out (PISO). B3-B6=X, B0=1 dan B2=0 serta B1=0 maka kami dapatkan rangkaiannya Pararel In Pararel Out (PIPO).


5. Video Rangkaian[Kembali]
 





 
6. Analisa [Kembali]

1. Analisa output yang dihasilkan ditiap-tiap modul
Jawab: 
  • Kondisi Pertama itu Serial In Serial Out (SISO), hal ini dikarenakan masuk dan keluar secara satu persatu/serial.
  • Kondisi Kedua itu Serial In Pararel Out (SIPO), hal ini dikarenakan masuk secara seri/satu persatu dan keluar secara serempak/pararel.
  • Kondisi Ketiga itu Pararel In Serial Out (PISO), hal ini dikarenakan masuk secara pararel dan keluar secara satu persatu/serial.
  • Kondisi Keempat itu Pararel In Pararel Out (PIPO), hal ini dikarenakan masuk dan keluar secara serempak/pararel.

2. Jika gerbang AND pada rangkaian ini dihapus, sumber clock dihubungkan langsung ke Flip Flop, bandingkan output yan didapatkan.

Jawab:

   Dilihat pada output yang didapat maka tidak ada variasi yang dihasilkan. Terlihat jika menggunakan gerbang AND dapat dilihat output dari rangkaian ini seperti SISO, SIPO, PISO, PIPO. Namun, jika tanpa menggunakan gerbang AND maka output yang dihasilkan yaitu seluruhnya pararel (PIPO).
        

7. Link Download [Kembali]







Tidak ada komentar:

Posting Komentar

Modul 4

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan 4. Dasar Teori 5. Percobaan Percob...